De Wikipedia, la enciclopedia libre
La
matriz de rejilla de pines
[
1
]
[
2
]
o
PGA
(del ingles
pin grid array
) es una interfaz de conexion a nivel fisico para
microprocesadores
y
circuitos integrados
o microchips.
Tambien se denomina de la misma forma a la capsula o empaquetado de los circuitos integrados (IC). Su alineacion de
pines
se presenta en forma vertical y horizontal.
Originalmente PGA es el zocalo clasico para la insercion en una
placa base
de un
microprocesador
. Fue usado para procesadores como:
Intel 80386
e
Intel 80486
.
Vision general
[
editar
]
El
zocalo de CPU
consiste en un cuadrado de conectores en forma de agujero donde se insertan los
pines
del chip por medio de presion. Segun el tipo de chip, tendra mas o menos agujeros (uno por cada patilla).1956
Encapsulado o empaquetado
[
editar
]
En un PGA, el IC se monta en una losa de
ceramica
, que presenta una matriz de contactos o olas
en una de sus caras. Luego, los pines se pueden insertar en los agujeros de un
circuito impreso
y soldarse.
Casi siempre se espacian 2.54
milimetros
entre si. Para un numero dado de pines, este tipo de paquete ocupa menos espacio que los tipos mas viejos como el
dual in-line package
(DIP o DIL).
Variantes del PGA
[
editar
]
Las versiones
plastic pin grid array
(
PPGA
) y posteriormente
flip-chip pin grid array
(FCPGA), fueron creadas por
Intel Corporation
para los
microprocesadores
Intel Pentium
, y a menudo son usados en
placas base
con
zocalos de CPU
ZIF
(
zero insertion force
) para proteger los delicados pines.
Lista de zocalos PGA
[
editar
]
Vease tambien
[
editar
]
Referencias
[
editar
]
Enlaces externos
[
editar
]